期刊专题

10.3969/j.issn.1004-373X.2014.09.042

一种全数字半速率鉴相器的设计

引用
鉴相器是高速时钟数据恢复环路的关键电路,其性能的优劣直接影响了整个系统的工作。通过系统分析,提出了一种全数字半速率鉴相器设计方案,按照全定制设计流程采用SMIC 0.18μm CMOS混合信号工艺完成了电路的设计、仿真。结果表明该电路在2.5 Gb/s收发器电路中可以稳定可靠地工作。

CMOS电路、鉴相器、半速率结构、混合信号

TN47-34(微电子学、集成电路(IC))

国家自然科学基金61136002,61272120;陕西省教育厅专项科研计划2010JK817

2014-05-15(万方平台首次上网日期,不代表论文的发表时间)

共4页

145-147,153

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

2014,(9)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn