10.3969/j.issn.1004-373X.2014.01.041
基于OVM的网络协议处理芯片验证平台的设计
针对一款网络协议处理芯片,为了保证其设计的正确性,提升验证效率,基于OVM架构,通过SystemVerilog语言搭建了具有受约束的随机激励生成、错误注入、覆盖率收集、正确性自检查等功能的验证平台。通过该验证平台对芯片进行了全方位的高效验证,实现了一次流片成功。基于OVM的验证平台具有良好的可重用性和可扩展性,相对于传统的编写定向测试激励的方法,在验证的高效性、完备性上具有显著的优势。
OVM、SystemVerilog语言、网络协议处理芯片、随机激励、验证平台
TN47-34;TN492(微电子学、集成电路(IC))
工信部核高基重大专项2009ZX01026-001-02
2014-01-23(万方平台首次上网日期,不代表论文的发表时间)
共4页
137-140