10.3969/j.issn.1004-373X.2014.01.028
基于HMC703的宽带低相噪低杂散频率合成器设计
主要介绍了基于HMC703锁相环芯片的400~1000 MHz宽带低相噪低杂散频率合成器的软硬件设计方案,给出了相位噪声软件仿真曲线和实际测试得到的曲线,调试实验结果表明,该设计较好地达到了预期指标要求,还给出了部分软件控制代码,对于使用该芯片的用户起到一定的指导意义。
HMC703、锁相环、频率合成器设计、C8051F121
TN74-34(基本电子电路)
2014-01-23(万方平台首次上网日期,不代表论文的发表时间)
共4页
93-95,100