期刊专题

4×4片上网络芯片的设计及FPGA验证

引用
片上网络(NoC)被称为是能够从根本上解决复杂片上系统通信瓶颈问题的通信架构.随着VLSI工艺从亚微米、深亚微米到纳米的不断发展,使得NoC芯片设计成为可能.使用VHDL硬件描述语言完成了一款4×4 NoC 芯片的设计.芯片功能的FPGA的验证结果表明,该芯片在100 MHz系统时钟情况下工作正常,证明了设计的正确性.同时,基于180 nm HJTC 工艺库完成了该款NoC芯片的物理设计.

片上网络、FPGA验证、物理设计、通信架构

TP391.9(计算技术、计算机技术)

2013-04-26(万方平台首次上网日期,不代表论文的发表时间)

145-148

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn