10.3969/j.issn.1004-373X.2012.07.021
基于FPGA的高速实时数据采集系统设计
设计的基于FPGA的高速实时数据采集系统,可控制6路模拟信号的采集和处理,FPGA中的6个FIFO对数据进行缓存,数据总线传给DSP进行实时处理和上传给上位机显示.程序部分是用Verilog HDL语言,并利用QuartusⅡ等EDA软件进行仿真,验证了设计功能的正确性.
FPGA、Verilog HDL、FIFO、数据采集
35
TN47-34(微电子学、集成电路(IC))
2012-06-26(万方平台首次上网日期,不代表论文的发表时间)
共5页
69-72,76