期刊专题

10.3969/j.issn.1004-373X.2012.07.021

基于FPGA的高速实时数据采集系统设计

引用
设计的基于FPGA的高速实时数据采集系统,可控制6路模拟信号的采集和处理,FPGA中的6个FIFO对数据进行缓存,数据总线传给DSP进行实时处理和上传给上位机显示.程序部分是用Verilog HDL语言,并利用QuartusⅡ等EDA软件进行仿真,验证了设计功能的正确性.

FPGA、Verilog HDL、FIFO、数据采集

35

TN47-34(微电子学、集成电路(IC))

2012-06-26(万方平台首次上网日期,不代表论文的发表时间)

共5页

69-72,76

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

35

2012,35(7)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn