10.3969/j.issn.1004-373X.2011.24.018
基于DSP的FPGA配置方法研究与实现
在数字电路中,FPGA+DSP的系统结构应用日益广泛.为了减小此种结构的体积和降低成本,对FPGA采用了被动并行的配置方式.上电后,DSP首先完成自身程序的加载,之后充当配置FPGA的主处理器,从FLASH芯片中读取FPGA程序,按照配置时序完成FPGA的程序加载.在硬件设计上,创新性地采用了DSP,FPGA,FLASH共用数据总线的方式,当DSP从FLASH芯片中读取FPGA程序时,FPGA可以直接抓取出现在总线上数据来完成加载.实践证明,此种配置方法结构简洁,工作稳定,在一定程度上实现了小型化和低成本.
FPGA、DSP、配置、被动并行、小型化
34
TN710-34(基本电子电路)
2012-03-30(万方平台首次上网日期,不代表论文的发表时间)
共3页
60-62