10.3969/j.issn.1004-373X.2011.17.046
用LabVIEW FPGA模块实现不同时钟域的数据连续传输
为了解决基于LabVIEW FPGA模块的DMA FIFO深度设定不当带来的数据不连续问题,结合LabVIEW FPGA的编程特点和DMA FIFO的工作原理,提出了一种设定FIFO深度的方法.对FIFO不同深度的实验表明,采用该方法设定的FIFO深度能够比较好地满足系统对数据连续传输的要求.研究结果对深入展开研究和工程设计具有一定的指导意义.
LabVIEW FPGA模块、FIFO、数据连续传精、时钟城
34
TN958-34
2012-01-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
149-152