10.3969/j.issn.1004-373X.2011.10.058
基于USB通信的FPGA高速数据采集系统
为了解决高速数据采集以及数据传输问题,设计了基于USB通信的FPGA高速数据采集系统.方案以FPGA为控制核心,实现A/D控制、数据缓存双口RAM和控制CY7C68013A三个功能.系统采用Verilog HDL语言,通过ISE软件编程控制多个AD7356同时进行数据采集,将采集所得数据存入双口RAM,控制CY7C68013A将数据通过USB总线上传到PC机.系统进行实测实验表明,在CY7C68013A设定为16.7 Mb/s的传输速率下,系统工作正常.
USB、FPGA、高速数据采集、CY7C68013A、双口RAM
34
TN919-34;TP368.1
2011-08-25(万方平台首次上网日期,不代表论文的发表时间)
共4页
186-188,192