10.3969/j.issn.1004-373X.2011.01.057
数字基带传输系统的FPGA设计与实现
为了提高系统的集成度和可靠性,降低功耗和成本,增强系统的灵活性,提出一种采用非常高速积体电路的硬件描述语言(V HDL语言)来设计数字基带传输系统的方法.详细阐述数字基带传输系统中信号码型的设计原则,数字基带传输系统中信号编码原理和译码原理;采用硬件描述语言来设计数字基带信号编码器和译码器并进行仿真;采用原理图设计方法设计数字基带传输系统并仿真;整个系统的设计在Quartus Ⅱ平台上完成,并在Altera公司的ACEX1K-EPIK30TC144-1芯片上实现.
数字通信、基带传输系统、VHDL、FPGA
34
TN914-34
2011-05-30(万方平台首次上网日期,不代表论文的发表时间)
共4页
182-184,188