10.3969/j.issn.1004-373X.2010.24.003
基于FPGA的数字示波器
提出一种基于FPGA的简易数字示波器设计方法,硬件上采用以Altera公司的EP2C8Q208CN现场可编程门阵列芯片作为核心器件,同时结合FPGA和NIOS软核的优势,设计高效的片上可编程系统(SoPC)对高速A/D所采集的数据进行快速存储和处理.整机测试表明,系统各功能正常,整个系统集成度高,体积小,可靠性高,易于程控,使用灵活.
现场可编程逻辑门阵列、信号调整、高速A/D、片上可编程系统
33
TN911.22-34
山东省自然科学基金资助项目ZR2009GM026
2011-03-24(万方平台首次上网日期,不代表论文的发表时间)
共3页
7-9