10.3969/j.issn.1004-373X.2010.24.002
采用可复位延迟链形成无谐波、快速锁定的延迟锁相环
为提高锁定速度,一种带单步复位(RES)延迟链的全数位延迟锁相环(ADDLL)得以发展.随着新的可复位技术的发展,DLL快速锁定和无谐波的特点逐渐显现.主要在常见的DLL电路中加入可复位延迟链,采用SIMC 180 nm COMS工艺,并采用Synopsys的HSIM仿真器对电路进行仿真.仿真结果显示,改进的DLL工作频率范围可达50~250 MHz,锁定时间明显减小,且无谐波信号.
延迟锁相回路、延迟链、快速锁定、无谐波
33
TN710-34(基本电子电路)
2011-03-24(万方平台首次上网日期,不代表论文的发表时间)
共3页
4-6