10.3969/j.issn.1004-373X.2010.20.001
一种高速连续时间Sigma-Delta ADC设计
在TSMC 0.18μm CMOS工艺下设计了一款宽带宽、低功耗的连续时间Sigma-Delta ADC调制器.该调制器可以应用于无线通信、视频、医疗和工业成像等领域,它采用三阶RC积分环路滤波结构,提高了可达到的精度.针对环路延时降低系统稳定性的问题,在环路中引入半个采样周期的延时,以此提高调制器的精度;同时采用非回零的DAC结构来减小系统对时钟抖动的敏感度.通过结构的选取和非回零的DAC结构的使用,调制器对时钟抖动有很强的忍受能力.该Sig-ma-Delta ADC的带宽可以达到5 MHz,信噪比可达63.6 dB(10位),整个调制嚣在1.8 V的电压下,功耗仅为32 mW.
Sigma-Delta A/D转换器、连续时间调制器、高速低功耗ADC调制器、时钟抖动
33
TN79+2-34(基本电子电路)
2011-01-27(万方平台首次上网日期,不代表论文的发表时间)
共4页
1-4