10.3969/j.issn.1004-373X.2010.13.019
基于FPGA的高速通信系统研究
介绍了以FPGA为核心基于LVDS接口的高速通信系统.系统通过FPGA将并行输入的信号组成特定的串行帧格式,并用LVDS接口发送.电缆驱动器及接收均衡器芯片用于加强系统远距离数据传送的能力,以保证200 m同轴电绲的数据传输.系统使用串行同步方式传输,接收端首先通过时钟恢复芯片从串行数据帧中提取同步时钟,然后接收串行数据帧并恢复原信号.系统灵活性强、稳定性高,单路传输速度高达120 Mb/s.
低压差分信号、现场可编程逻辑阵列、同轴电缆、同步通信
TP274(自动化技术及设备)
2010-09-02(万方平台首次上网日期,不代表论文的发表时间)
共4页
57-59,62