10.3969/j.issn.1004-373X.2010.11.052
基于可编程计数器的时序逻辑电路设计
介绍了基于MSI可编程计数器74LSl61的时序逻辑电路设计技术,目的是探索MSI可编程计数器实现一般时序逻辑电路的扩展应用方法,即以计数器Q3,Q2,Q1,Q0 端的代码组合表示时序逻辑电路的各个状态,由输入变量控制计数器的EP,ET及(LD)面端,综合利用计数、置数、保持功能,使计数器的状态变化满足所要求的时序,用计数功能实现"次态=现态+1"的二进制时序关系,用置数功能实现"次态=预置数"的非二进制时序关系,用保持功能实现"次态=现态"的自循环时序关系.所述方法的创新点是提出了MSI可编程计数器改变应用方向的逻辑修改方法.
可编程计数器、二进制时序、非二进制时序、逻辑设计
33
TN79(基本电子电路)
2010-07-26(万方平台首次上网日期,不代表论文的发表时间)
共4页
167-170