期刊专题

10.3969/j.issn.1004-373X.2010.09.052

基于FPGA的移位寄存器流水线结构FFT处理器设计与实现

引用
设计实现了基于FPGA的256点定点FFT处理器.处理器以基-2算法为基础,通过采用高效的两路输入移位寄存器流水线结构,有效提高了碟形运算单元的运算效率,减少了寄存器资源的使用,提高了最大工作频率,增大了数据吞吐量,并且使得处理器具有良好的可扩展性.详细描述了具体设计的算法结构和各个模块的实现.设计采用Verilog HDL作为硬件描述语言,采用Quartus Ⅱ设计仿真工具进行设计、综合和仿真,仿真结果表明,处理器工作频率为72 MHz,是一种高效的FFT处理器IP核.

FFT处理器、流水线结构、FPGA、Quartus Ⅱ、Verilog HDL

33

TP391(计算技术、计算机技术)

2010-06-21(万方平台首次上网日期,不代表论文的发表时间)

共5页

172-176

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

33

2010,33(9)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn