10.3969/j.issn.1004-373X.2010.09.016
基于FPGA的PPM调制解调系统设计
光通信技术的蓬勃发展对调制解调技术提出了更高的要求,脉冲位置调制(PPM)有较高的平均功率利用率,传输速率以及较强的抗干扰能力,能够很好地满足实际需求.从脉冲位置调制的基本原理出发,基于FPGA对PPM调制解调系统进行设计,特别是对PPM的帧同步进行详细说明,并用Verilog HDL语言对系统进行时序仿真,验证了设计的正确性.
脉冲位置调制、帧同步、FPGA、Verilog HDL
33
TN929.12
2010-06-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
52-54