10.3969/j.issn.1004-373X.2010.08.001
自适应时钟技术在芯片设计与验证中的应用
随着嵌入式处理器和DSP性能的迅速提升,传统的JTAG接口设计已经无法满足高速仿真器与高速目标芯片之间的时序要求.在此,提出一种双向同步自适应时钟技术,它不仅能够在仿真器与目标芯片间实现稳定可靠的信号传输,还可以根据目标芯片的时钟频率变化,动态地调整JTAG信号的传输速度,使整个调试系统始终工作在最佳状态.此外,利用该技术还成功地解决了软/硬件协同验证中真实系统与硬件模拟器之间信号传输的难题.
JTAG接口、自适应时钟、软/硬件协同验证、DSP
33
TP331(计算技术、计算机技术)
国家"863"计划资助项目2009AAT010420
2010-06-08(万方平台首次上网日期,不代表论文的发表时间)
共5页
1-5