10.3969/j.issn.1004-373X.2010.06.004
基于数字ASIC设计流程的DDS设计与实现
作为第三代频率合成技术,直接数字频率合成器具有显著的优点并得到广泛的应用.在此结合数字ASIC设计流程,利用流水线技术和函数对称性性质,设计并实现一个优化的DDS电路.从系统结构划分到自动布局布线,逐步介绍各个设计阶段的目的、使用软件及设计要点.经过分析,最终得到的DDS电路能够运行在150 MHz系统时钟下,并且具有较小的面积,满足设计要求.
DDS、ASIC、Verilog、流水线
33
TN742.1(基本电子电路)
2010-05-04(万方平台首次上网日期,不代表论文的发表时间)
共4页
12-15