10.3969/j.issn.1004-373X.2010.01.060
基于ARM+FPGA的重构控制器设计
为满足可重配置系统的灵活性要求,介绍了一种"ARM处理器+FPGA"结构的重构控制器的设计,提出由ARM微处理器通过模拟JTAG接口的FPGA在系统配置目标可编程器件的方法.给出系统设计的硬件结构,并详细介绍了JTAG在系统配置FPGA的时序要求,以及在此结构中如何利用IEEE JTAG 1149.1边界扫描测试技术和描述JTAG总线标准的XSVF格式配置文件来实现对目标可编程器件进行在系统配置.
JTAG接口、FPGA、重构、XSVF格式
33
TP29(自动化技术及设备)
2010-03-26(万方平台首次上网日期,不代表论文的发表时间)
共4页
195-197,210