10.3969/j.issn.1004-373X.2009.24.053
DNLMS滤波器的FPGA实现
为了提高自适应滤波器的实时处理速度,提高算法的稳定性.在此采用最新的 DSP Builder软件,在FPGA上实现了解相关归一化LMS(DNLMS)算法.该方法通过在Matlab/Simulink中多次仿真都达到了很好的效果,有效地消除了噪声,运行稳定.在此引进了解相关原理和归一化处理,加快了算法的收敛速度,且稳态误差小.如果将该滤波器从8阶增加到512阶或者1 024阶,可以很好地实现在话音通信中的回声消除等自适应滤波.
解相关、归一化、LMS、DSP Builder
32
TP274(自动化技术及设备)
2010-03-02(万方平台首次上网日期,不代表论文的发表时间)
共4页
168-170,176