10.3969/j.issn.1004-373X.2009.23.063
基于VHDL语言的按键消抖电路设计及仿真
为了解决FPGA/CPLD系统的按键抖动问题,用VHDL语言有限状态机的方法,在S0状态下检测到有按键操作则转入延时状态S1,延时结束后,用状态S2,S3,S4对按键进行连续三次取样,如果三次取样均为低电平,则转入状态S5,并输出按键确认信号,否则,返回状态S0.电路经仿真分析,并下载到EPM7128ATC100芯片进行了验证,能够确保每次按键操作,产生一次按键确认,有很好的按键消抖效果,性能稳定.主要创新点是用VHDL语言有限状态机设计按键的消抖.
按键消抖、电路仿真、VHDL、状态机
32
TP274(自动化技术及设备)
2010-03-02(万方平台首次上网日期,不代表论文的发表时间)
共3页
201-202,205