10.3969/j.issn.1004-373X.2009.20.003
基于0.5 μm BCD工艺的欠压锁存电路设计
针对DC-DC电源管理系统中所必须的欠压锁存(UVLO)功能,提出一种改进的欠压锁存电路.所设计的电路在不使用额外的带隙基准电压源作为比较基准的情况下,实现了阈值点电位、比较器的滞回区间等参量的稳定.整个电路采用CSMC 0.5 μm BCD工艺设计,使用HSpice软件仿真,结果表明所设计的UVLO电路具有结构简单,反应灵敏、温度漂移小、功耗低等特点.
欠压锁存、电源管理、带隙基准、滞回区间、BCD工艺
32
TN710(基本电子电路)
2007姑苏创新创业领军人才项目ZXG0719
2009-12-01(万方平台首次上网日期,不代表论文的发表时间)
共4页
7-10