10.3969/j.issn.1004-373X.2009.18.009
FIR带通滤波器的FPGA实现
为设计一个项目可用的FIR数字带通滤波器,采用Matlab/Simulink软件中DSPBulider强大的算法模块设计工具,结合Altera公司的FPGA开发板实现FIR数字带通滤波器的系统集成、RTL级仿真、综合编译、下载等设计流程,并对正弦信号进行滤波,结果下载到开发板上用示波器观测,达到了预期的滤波效果和目的.基于DSPBuilder完成系统建模,省去了复杂的VHDL编程,还可针对具体模块进行参数设置从而适应不同的滤波需求.该方法实现简单、可靠,还可类推实现其他复杂的嵌入式系统设计.
FIR(有限冲击相应)、数字带通滤波器、FPGA、DSPBulider
32
TN713+.7(基本电子电路)
云南省社会发展应用基金面资助项目2007F028M
2009-11-10(万方平台首次上网日期,不代表论文的发表时间)
共3页
28-30