10.3969/j.issn.1004-373X.2009.18.007
基于FPGA嵌入式的多比特自相关器设计
该设计利用FPGA的嵌入式软核NiosⅡ处理器,通过嵌入式操作系统μC/OS-Ⅱ,实现了在FPGA内的自相关计算器;利用FPGA强大的并行运算功能和自带存储器实现的"乒乓"RAM,通过软核NiosⅡ输出控制字实时切换调用两个"乒乓"RAM的存储和读取功能,使之同时完成对采集数据的缓冲存储和向乘法器提供计算数据的功能,使芯片的整个数字处理链路连续化.另外,采用多比特进行自相关运算较之于现在天文台使用的1 b量化自相关器,能有效地提高SNR退化比.
软核Nios Ⅱ、FPGA、自相关运算、μC/OS-Ⅱ
32
TP368.1(计算技术、计算机技术)
国家973计划资助项目:日地空间灾害性天气的发生,发展和预报研究2006CB806300
2009-11-10(万方平台首次上网日期,不代表论文的发表时间)
共5页
20-24