10.3969/j.issn.1004-373X.2009.14.001
基于FPGA的64点FFT处理器设计
采取基-4按频率抽取FFT算法,设计一种可在FPGA上实现的64点、32位长、定点复数FFT处理器.基-4堞形运算单元中采用六级流水线设计,并行处理4路输入/输出数据,能极大地提高FFT的处理速度.该设计采用VHDL描述的多个功能模块,经ModelSim对系统进行逻辑综合与时序仿真.实验证明,利用FPGA实现64点FFT,运算速度快,完全可以处理高速实时信号.
FPGA、基-4FFT算法、64点FFT、VHDL
32
TN409(微电子学、集成电路(IC))
国家自然科学基金资助项目:基于多尺度几何分析的可伸缩视频编码方法60572078
2009-08-13(万方平台首次上网日期,不代表论文的发表时间)
共4页
1-3,6