10.3969/j.issn.1004-373X.2009.12.006
基于VMM的流量管理芯片验证
流量管理芯片的验证是目前业界的热点与难点,验证工程师们一直在努力寻找用于流量测量的较好方法.采用System Verilog语言,基于Synopsys公司最新推出的验证方法学VMM,提出一种用于流量管理芯片验证的分层次验证环境.该环境对流量测量方法进行重点研究,放弃采用参考模型的传统验证思路,提供一种参考基准可变,时间窗位置可移,长度可调的,可在不同设计间高度重用的流量检测机制.该验证环境及验证方法在海思半导体某流量管理芯片开发过程中的成功应用,保证了芯片开发质量,缩短了项目开发周期,为其他同类芯片的开发提供了强有力的支持.
VMM、流量管理、芯片、验证
32
TN407(微电子学、集成电路(IC))
2009-07-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
15-18