10.3969/j.issn.1004-373X.2009.11.028
多并行处理器接收机设计与实现
为满足对卫星信号处理越来越快的速度及通用性的要求,设计并实现了一款高性能的卫星接收机.该接收机的设计在原理上采用多并行处理器的思想,因卫星接收机的中频处理数据量大,实时性高.这样,对芯片的选型提出了很高的要求,通过比较选择了两片目前业界处理能力强的DSP芯片TMS320C6416T核心计算单元,并结合使用了两片功耗低,成本低和大客量的FPGA芯片EP3C120完成卫星接收机中的数据处理,从而使接收机的处理速度和处理能力大大提高,满足了处理高实时性和大数据量卫星信号的要求.
DSP、FPGA、多并行处理器、卫星接收机
32
TP368.1(计算技术、计算机技术)
2009-06-19(万方平台首次上网日期,不代表论文的发表时间)
共4页
90-93