10.3969/j.issn.1004-373X.2009.11.002
跳频收发系统中的跳频频率合成器设计
跣频频率合成器是跳频收发系统设计的核心,也是技术实现的一个难点.提出一种应用DDS和PLL实现高速跳频的频率合成设计方案,并对其硬件进行了详细设计,最后对其所能达到的性能指标进行估算.结果表明,该方案能够满足系统设计的要求,其创新点在于把DDS和PLL的优点有机地结合起来实现了高速跳频,摒弃了用直接数字频率合成DDS输出频率不能太高或用锁相环PLL合成频率锁定时间较长的缺点.
跳频、直接数字频率合成、锁相式频率合成、AD9850、LMX2306
32
TN914.41
国防科技预研项目"监测和核查中的电子学技术研究"413300401
2009-06-19(万方平台首次上网日期,不代表论文的发表时间)
共3页
5-6,10