10.3969/j.issn.1004-373X.2009.09.033
基于CPLD/FPGA高速数据采集系统的设计
针对传统数据采集与处理系统存在运算能力差,扩展难度大等缺点,采用CPLD/FPGA可编程逻辑器件、ARM32位嵌入式微处理器、FIFO存储器、USB接口设计多功能的高速数据采集系统,并设计出系统硬件结构和软件流程.该系统可实现对各种模拟信号的数据采集和处理,实用性强,可靠性高,编程灵活,数据采集和传输速度快,具有很好的应用和发展前景.
CPLD、FPGA、USB、数据采集
32
TP274.2(自动化技术及设备)
2009-06-03(万方平台首次上网日期,不代表论文的发表时间)
共3页
112-114