10.3969/j.issn.1004-373X.2009.01.051
基于Verilog的FPGA与USB 2.0高速接口设计
USB 2.0接口芯片FX2 CY7C68013工作在Slave FIFO模式下,讨论了一种以FPGA为控制核心,对其内部的FIFO进行控制,以实现数据的高速传输.该系统模块主要由USB固件程序和FPGA控制软件组成,可应用到需要通过USB 2.0接口进行高速数据传输或采集系统中.实验结果表明:系统具有数据传输准确、速度快等特点.
USB 2.0、Slave FIFO模式、FPGA、高速接口
32
TP334.7(计算技术、计算机技术)
2009-03-13(万方平台首次上网日期,不代表论文的发表时间)
共3页
161-163