10.3969/j.issn.1004-373X.2009.01.032
PID神经网络的VHDL实现
PID神经网络模块是单变量或多变量非线性PID神经网络控制器的核心部分.从分析PID神经网络的设计原理入手,给出了PID神经网络实现的环形电路结构,采用自顶向下的设计方法,利用VHDL语言设计和实现了3层PID神经网络模块.仿真结果表明该模块功能完全正确.综合结果表明,该网络的实现仅使用了175个LE和9个嵌入式硬件乘法器,最高时钟频率可达116 MHz.
PID、神经网络、VHDL、FPGA
32
TP18(自动化基础理论)
安徽省高等学校青年教师科研资助计划2007jq1168
2009-03-13(万方平台首次上网日期,不代表论文的发表时间)
共3页
101-103