10.3969/j.issn.1004-373X.2008.22.032
基于FPGA的图像中值滤波器的硬件实现
为了实现图像的实时处理,常采用现场可编程门列阵FPGA对采集的数字图像做预处理,在讨论中值滤波算法原理的基础上,利用VHDL硬件描述语言设计一个中值滤波模块对输入图像进行去噪处理,仿真结果说明该算法满足实时性要求,取得较好的仿真效果,并对中值滤波的改进算法进行了讨论.
现场可编程门列阵(FPGA)、VHDL、图像处理、中值滤波
31
TP391(计算技术、计算机技术)
2009-01-13(万方平台首次上网日期,不代表论文的发表时间)
共3页
99-101