期刊专题

10.3969/j.issn.1004-373X.2008.20.005

基于Verilog HDL的DDS设计与仿真

引用
详细阐述利用QuartusⅡ实现DDS(直接数字频率合成器)模块的方法和步骤.首先分析DDS的设计原理,并对其进行系统建模,利用Verilog HDL实现设计并在开发环境下进行功能仿真,选用现场可编程器件FPGA作为目标器件,得到可以重构的IP核,其可以很方便地实现复杂的调频、调相和调幅功能.利用该方法实现的DDS模块具有更广泛的实际意义和更良好的实用性.

直接数字频率合成器、现场可编程门阵列、Verilog HDL、QuartusⅡ、IP核

31

TN77(基本电子电路)

原子干涉重力测量仪的研制PT0611-2

2008-12-16(万方平台首次上网日期,不代表论文的发表时间)

共3页

15-17

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

31

2008,31(20)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn