10.3969/j.issn.1004-373X.2008.19.058
基于FPGA的FIR数字滤波器的设计与实现
介绍了基于FPGA的FIR数字滤波器的设计与实现,该设计利用Matlab工具箱设计窗函数计算FIR滤波器系数,并通过VHDL层次化设计方法,同时FPGA与单片机有机结合,采用C51及VHDL语言模块化的设计思想及进行优化编程,有效实现了键盘可设置参数及LCD显示.结果表明此实现结构能进一步完善数据的快速处理和有效控制,提高了设计的灵活性、可靠性和功能的可扩展性.
FPGA、滤波器、VHDL、窗函数、模块化、可扩展性
31
TN713(基本电子电路)
2008-12-08(万方平台首次上网日期,不代表论文的发表时间)
共3页
184-186