10.3969/j.issn.1004-373X.2008.19.053
AVS环路滤波器的VLSI设计与实现
设计并实现了一种适用于AVS高清解码器的环路滤波器.该结构利用将水平边和竖直边相邻块数据分开存储的方法,以及流水线的滤波操作,加快了环路滤波器的处理速度,提高了工作频率.利用片内SRAM部分数据自更新的方法,减少了数据的传输.该VLSI实现采用0.18μm CMOS工艺综合的最高工作频率为167 MHz,电路规模约36 k等效逻辑门(含片内SRAM).仿真结果显示,设计的环路滤波器能够对AVS高清视频(1 280× 720 60帧/s)进行实时的环路滤渡.该环路滤波器可用于AVS高清实时解码器芯片中.
视频解码器、高清、AVS标准、环路滤波器、VLSI
31
TN919.8
国家自然科学基金资助项目60425413
2008-12-08(万方平台首次上网日期,不代表论文的发表时间)
共5页
168-172