10.3969/j.issn.1004-373X.2008.18.058
基于CPLD的CCD相机数据存储的时序设计
介绍采用美国SMD公司的4M4CCD相机设计的空间成像系统的组成结构,重点介绍基于CPLD的CCD相机数据存储的时序设计.在设计中选用复杂可编程逻辑器件CPLD作为硬件设计平台,采用硬件描述语言VHDL编程实现,产生CCD相机存储所采集图像数据的存储器工作所需要的时序信号,在通过Max+Plus Ⅱ环境下进行仿真验证后,设计的时序电路下载到CPLD器件中.经CCD相机系统成像验证该设计满足技术要求.
CCD相机、CPLD、时序电路、VHDL
31
TN386.5(半导体技术)
2008-11-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
182-183,187