10.3969/j.issn.1004-373X.2008.17.049
一种分段卷积快速算法的设计与实现
常用的线性卷积方法要求两个输入序列的持续时间相同,但在实际工程中经常会遇到某个输入序列具有较长持续时间的情况,从而无法达到信号"实时"处理的要求.在这种情况下,分段卷积是一种有效的解决方案.设计了一种分段卷积快速算法模块,在FPGA中采用流水线结构进行实时处理.经检验该方法正确且能很好地满足对信号进行实时处理的要求.
分段卷积、实时处理、重叠相加法、FPGA
31
TN911.72
2009-03-13(万方平台首次上网日期,不代表论文的发表时间)
共3页
146-147,150