期刊专题

10.3969/j.issn.1004-373X.2008.17.035

一种基于FPGA的Viterbi译码器优化算法

引用
Viterbi译码是卷积码的最佳译码算法,针对Viterbi译码器实现中资源消耗、译码速度、处理时延和结构等问题,通过对Viterbi译码算法及卷积码编码网格图特点的分析,提出一种在FPGA设计中,采用全并行结构、判决信息比特与路径信息向量同步存储以及路径度量最小量化的译码器优化实现方案.测试和试验结果表明,该方案与传统的译码算法相比,具有更高的速度、更低的时延和更简单的结构.

卷积码、Viterbi算法、优化算法、现场可编程门阵列

31

TP31(计算技术、计算机技术)

2009-03-13(万方平台首次上网日期,不代表论文的发表时间)

共3页

105-107

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

31

2008,31(17)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn