10.3969/j.issn.1004-373X.2008.17.010
积分梳状滤波器的FPGA实现
为了解决软件无线电通信系统中频采样之后的极大数据量在基带处理部分对DSP计算的压力,常采用多速率处理技术.多速率处理过程中需要使用积分梳状滤波器、半带滤波器和高阶FIR滤波器.在分析了积分梳状滤波器的结构和特性的基础上,阐述了多级CIC滤波器一种高效的FPGA实现方法,该方法的正确性和可行性通过Quartus Ⅱ的时序仿真分析得以验证,实际中可以推广应用.
多速率处理、CIC滤波器、FPGA、Quartus Ⅱ 仿真分析
31
TN911.7
2009-03-13(万方平台首次上网日期,不代表论文的发表时间)
共3页
31-33