10.3969/j.issn.1004-373X.2008.11.031
基于Matlab和FPGA的FIR数字滤波器设计及实现
基于FIR数字滤波器的原理和层次化、模块化设计思想,结合Altera公司的Cyclone II系列FPGA芯片,提出了FIR数字滤波器的实现硬件方案,给出了采用Matlab、Quartus Ⅱ设计及实现32阶低通FIR滤波器的方法步骤.仿真及实际测试结果验证了设计方案的正确性,与传统的数字滤波器相比,本文设计的FIR数字滤波器具有更好的实时性、灵活性和实用性.
FIR数字滤波器、FPGA、Verilog HDL、Matlab
31
TN713(基本电子电路)
国家自然科学基金资助60672021
2008-07-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
89-92