10.3969/j.issn.1004-373X.2008.09.029
8通道10b的R-C混合式SAR ADC的设计
实现一个8通道10 b转换精度的逐次逼近式(SAR)模拟-数字转换器.在DAC的设计上采用新的电阻电容混合式的DAC的结构,和传统的C-R式结构相比具有更小的面积.同时对比较器的设计进行了优化,采用一个三级级联的准差分结构,并设计在传统的前置预放和锁存器级联的理论基础上,引入了交叉耦合负载,复位、钳位技术,获得了高精度和较低的功耗.设计经HSPICE仿真结果证明有效,并采用0.13 μm CMOS工艺,分别采用2.5 V的模拟电源电压和1.2 V的数字电源电压供电,实现10位的精度.芯片面积为480μm*380 μm,FF case下功耗为0.54 mW.实现了超低功耗的ADC的设计.
模数转换器、逐次逼近、准差分、比较器、IP核
31
TN710(基本电子电路)
2008-07-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
83-86