10.3969/j.issn.1004-373X.2007.23.027
基于DDS的锁相频率合成器设计
提出一种基于直接频率合成技术(DDS)的锁相环(PLL)频率合成器,该合成器利用DDS输出与PLL反馈回路中的压控振荡器(VCO)输出混频,替代多环锁相频率合成器中的低频率子环,使合成器输出频率在89.6~110.4 MHz之间分辨率达1 Hz,并保持DDS相噪、杂散水平不变.结合DDS的快速频率切换和PLL环路跟踪能力,实现信号的快速跳频.本文给出了技术方案,讨论部分电路设计,并对主要技术指标进行理论分析,最后给出了实验结果.
直接数字式频率合成、锁相环、混频、带通滤波器
30
TN74(基本电子电路)
2008-01-24(万方平台首次上网日期,不代表论文的发表时间)
共3页
74-76