10.3969/j.issn.1004-373X.2007.18.056
CMOS2.5 Gb/s时钟恢复电路设计
设计采用0.35 μm CMOS工艺来实现一款CMOS2.5 Gb/s时钟恢复电路.由于0.35 μm CMOS工艺的限制,采用了预处理电路加锁相环的电路结构.这种电路结构有利于单片集成且工作速度高.预处理器主要有延迟单元、乘法器和窄带滤波电路构成,可以从NRZ数据中得到时钟信号.锁相环采用二阶的模拟锁相环结构,鉴相器采用Gilbert乘法器,环路滤波器采用无源滤波器,VCO采用3级环形振荡器.
光纤通信、同步数字体系、时钟恢复电路、CMOS、预处理、锁相环
30
TN431(微电子学、集成电路(IC))
2007-11-12(万方平台首次上网日期,不代表论文的发表时间)
共5页
162-165,168