期刊专题

10.3969/j.issn.1004-373X.2007.18.056

CMOS2.5 Gb/s时钟恢复电路设计

引用
设计采用0.35 μm CMOS工艺来实现一款CMOS2.5 Gb/s时钟恢复电路.由于0.35 μm CMOS工艺的限制,采用了预处理电路加锁相环的电路结构.这种电路结构有利于单片集成且工作速度高.预处理器主要有延迟单元、乘法器和窄带滤波电路构成,可以从NRZ数据中得到时钟信号.锁相环采用二阶的模拟锁相环结构,鉴相器采用Gilbert乘法器,环路滤波器采用无源滤波器,VCO采用3级环形振荡器.

光纤通信、同步数字体系、时钟恢复电路、CMOS、预处理、锁相环

30

TN431(微电子学、集成电路(IC))

2007-11-12(万方平台首次上网日期,不代表论文的发表时间)

共5页

162-165,168

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

30

2007,30(18)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn