10.3969/j.issn.1004-373X.2007.18.026
基于FPGA的大时宽带宽积频域脉压设计
主要介绍基于Altera公司FPGA器件的高速实时FFT运算单元实现及频率域脉冲压缩处理的设计方法.在分析基8、按频率抽取FFT算法的基础上,采用多级同步流水线结构,利用现场可编程门阵列(FPGA)完成最大4 096点块浮点FFT.整个设计划分成多个功能模块,采用VHDL描述语言,并在Stratix器件上实现.结果表明,利用FPGA实现复杂的数字信号处理(DSP)算法是完全可行的.
FFT、脉冲压缩、FPGA、块浮点
30
TP368.1(计算技术、计算机技术)
2007-11-12(万方平台首次上网日期,不代表论文的发表时间)
共3页
73-75