10.3969/j.issn.1004-373X.2007.18.010
基于CPLD的并行I2R数字滤波器的设计
采用硬件描述语言(VHDL)和层次化、模块化的设计方法,对整个数字滤波器进行多层次功能模块的划分,并完成了各个层次模块的设计,并将所有模块进行组合,设计了并行无限长脉冲响应(I2R)数字滤波器.使用Max+PlusⅡ软件进行各层次功能模块的设计输入、设计处理和校验,用波形编辑器绘制了仿真的时序波形图.将事先编写好的VHDL程序编译后,并下载到目标器件上.整个设计过程在计算机上调试,灵活方便,设计周期很短.
有限冲激响应、数字滤波器、CPLD、VHDL
30
TP331.2(计算技术、计算机技术)
淮阴工学院青年基金HGQ0627
2007-11-12(万方平台首次上网日期,不代表论文的发表时间)
共2页
27-28