10.3969/j.issn.1004-373X.2007.16.023
改进的不恢复余数的浮点开方算法的研究与FPGA实现
对一种改进的不恢复余数的开方算法(non-restoring square-root algorithm)进行了讨论,并将其应用于基于IEEE 754标准的32位浮点格式的开方运算中,以一款FPGA为载体,实现了进行运算的基本电路.对目前存在的几种开方算法进行了评述,分析了他们的优缺点,提出了改进的不恢复余数开方算法模块化的设计思路与关键电路,并分析了仿真和逻辑综合的结果,证明了该算法运算速度较快且占用资源极少的特点.
开方运算、不恢复余数的开方算法、IEEE 754、FPGA
30
TP311(计算技术、计算机技术)
2007-09-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
68-71