10.3969/j.issn.1004-373X.2007.03.030
一种锁定相位编程可调全数字锁相环设计
在介绍经典全数字锁相环(DPLL)结构与工作原理的基础上,提出了一种可实现输出信号与输入信号多相位锁定的全数字锁相环路设计,详细介绍了设计思路、结构及工作原理.设计采用Verilog硬件描述语言描述,进行了计算机仿真、现场可编程逻辑器件(FPGA)实现和系统板级实验,证明了设计的可行性.
全数字锁相环、多相位、现场可编程逻辑器件、Verilog
30
TP273(自动化技术及设备)
2007-03-14(万方平台首次上网日期,不代表论文的发表时间)
共3页
84-86