期刊专题

10.3969/j.issn.1004-373X.2007.03.030

一种锁定相位编程可调全数字锁相环设计

引用
在介绍经典全数字锁相环(DPLL)结构与工作原理的基础上,提出了一种可实现输出信号与输入信号多相位锁定的全数字锁相环路设计,详细介绍了设计思路、结构及工作原理.设计采用Verilog硬件描述语言描述,进行了计算机仿真、现场可编程逻辑器件(FPGA)实现和系统板级实验,证明了设计的可行性.

全数字锁相环、多相位、现场可编程逻辑器件、Verilog

30

TP273(自动化技术及设备)

2007-03-14(万方平台首次上网日期,不代表论文的发表时间)

共3页

84-86

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

30

2007,30(3)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn