10.3969/j.issn.1004-373X.2006.11.018
基于FPGA的基带码发生器设计
设计一个基于FPGA的基带信号码发生器.首先简要介绍了单极性非归零码、双极性非归零码、单极性归零码、双极性归零码、差分码、交替极性码、分相码、传号反转码等8种基带码的基本特点,然后根据码型转换原理设计发生器模块.程序采用VHDL进行描述,并用Modelsim软件仿真实现所有功能,最后将功能集成到FPGA上,产生的基带码稳定、可靠,可满足不同数字基带系统传输需要.
基带码、FPGA、VHDL、Modelsim
29
TN762(基本电子电路)
2006-06-22(万方平台首次上网日期,不代表论文的发表时间)
共3页
53-55