期刊专题

10.3969/j.issn.1004-373X.2006.10.037

非线性缓冲器时延模型研究

引用
随着VLSI集成度与工作频率的提高,时延问题已成为影响芯片性能的关键因素之一.当工艺水平发展到深亚微米级,互连线时延比重已经占据总时延的绝大部分.为了减小互连线时延,缓冲器插入是当前一种常见且有效的方法.但插入缓冲器会引入新的时延问题,因而如何建立一个精确的缓冲器时延模型,是研究的重点.

缓冲器、时延、互连线、非线性模型

29

TP331(计算技术、计算机技术)

高等学校博士学科点专项科研项目20040248034;上海市应用材料研究与发展基金0401

2006-06-05(万方平台首次上网日期,不代表论文的发表时间)

共4页

101-104

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

29

2006,29(10)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn