10.3969/j.issn.1004-373X.2006.10.002
基于FPGA的直接型FIR滤波器实现
FIR滤波器在数字通信系统中被大量使用,对其进行研究具有重要的意义.先对3种基本结构的FIR滤波器进行研究,说明直接型FIR滤波器使用的存储单元最少.接着给出了直接型FIR滤波器的实现原理框图,并分别对ROM单元和MAC单元模块所采用的实现方法占用存储单元和时钟频率进行具体比较,得出较优的直接型FIR滤波器的FPGA实现方案和框图.最后通过仿真验证了各模块的功能.此实现方案具有比较高的设计效率和推广应用价值.
FIR、FPGA、ROM、MAC
29
TN712(基本电子电路)
2006-06-05(万方平台首次上网日期,不代表论文的发表时间)
共4页
1-3,6